当前位置:主页 > 计算机软件论文 >

基于FPGA的伪随机码发生器的设计

更新时间:2019-01-29
阅享价格100元 资料包括:原始论文 点击这里给我发消息QQ在线咨询
文档格式:doc/docx 全文字数:12400 温馨提示
以下仅列出文章摘要、提纲简介,如需获取全文阅读权限,或原创定制、长期合作,请随时联系。
微信QQ:312050216 点击这里给我发消息
扫一扫 扫一扫
基于FPGA的伪随机码发生器的设计

摘  要

随着军事抗干扰技术和民用通信的发展,扩展频谱通信技术被推广应用于卫星通信、数据传输、GPS定位导航、定时系统当中。而伪随机码发生器作为扩频通信编码器当中不可或缺的一部分。因此研究具有通用性的伪随机码发生器对于推动现代通信技术的发展有着极其重要的实践意义。
论文首先介绍了本课题当中的伪随机序列的基本理论及其研究现状,随后对扩频通信技术的基本理论和类别进行了研究和分析,并以直接序列扩频系统和基带数字直扩通信系统为例,介绍了扩频通信的基本工作原理,接着,简要介绍了伪随机测距码在全球定位系统GPS中的应用原理,并介绍了m序列的各种设计方法和比较,最终确定以现场可编程逻辑器件FPGA为开发平台,设计出了一种伪码发生器,在Quartus II13.0的软件里给出了各个分模块的VHDL语言的实现方案并对其进行了详细的分析。最后根据仿真的结果的正确性验证了该设计方法的可行性。
关键字:扩展频谱通信;伪随机码发生器;m序列;GPSFPGA