压控振荡器(VCO)电路及版图设计 摘要:在集成电路版图设计中,一个版图设计的好坏决定了电路的可靠性。本文主要是介绍压控振荡器(VCO)电路,在电子系统还有超大规模集成电路中,压控振荡器(VOC)电路是重要的组成部分,被广泛应用于电子讯号产生器中用来制造传感电路、锁相环中,所以压控振荡器性能的好坏对电子系统十分关键。压控振荡器能够实现用调制信号直接控制振荡器的电路参数,而集成电路版图是为了实现集成电路设计的调制。本文主要是基于0.18u标准CMOS工艺的压控振荡器电路的版图设计及验证。 这次论文我所使用的设计平台是Cadence软件。在这次项目中我分别对差分对电路还有电阻,进行了对称匹配,并且由于其电气特性,并对其做了检测。绘制版图结束后,又对版图进行了LVS(电路一致性)和DRC(几何规则)的验证,并对结果进行检查、分析、改正,并在最后完成检证。 关键字:压控振荡器;验证;匹配; 目录 第一章 绪论 5 1.1背景介绍及发展趋势 5 1.2研究意义 5 1.3主要内容 5 第二章 电路设计 6 2.1工作原理 6 2.2 RC压控振荡器(调频器) 6 第三章 版图设计 7 3.1版图设计的基础 7 3.2 绘制版图时用到 主要层次 7 3.3项目涉及的版图设计规则 7 3.4版图设计思路 7 3.5欧拉法则 8 3.6压控振荡器的版图设计 9 3.6.1 使用的软件 9 3.6.2 使用Terminal窗口时需要使用的命令 9 3.6.3使用器件的版图设计 10 3.6.4总体版图设计 11 第四章 验证 15 4.1版图验证概述 15 4.2 DRC验证 15 4.3 LVS验证 17 总结 21 参考文献 23 致谢 24 |
压控振荡器(VCO)电路及版图设计
更新时间:2019-01-02
上一篇:光伏风能充电电动小车【电子工程】
下一篇:VLC系统构建中均衡技术研究